• カリキュラムモデル
  • カリキュラム関連情報

カリキュラムモデル

分類番号 I101-004-3

訓練分野 情報・通信系(I)
訓練コース 32bitCPUアーキテクチャ
訓練対象者 家電及びOA機器等への組込み機器におけるプログラム開発を担当する者、又は、設計現場で重要な役割を担おうとする者。
訓練目標 32bitCPUの構成要素とその機能、また、動作モードと関連したメモリアクセス原理を知り、プログラミングとデバックツールを利用した実習によりレジスタとセグメント機能や割り込み処理機能技術を習得する。
教科の細目 内容 訓練時間(H)
1.32bitCPUのアーキテクチャ (1)CPUにおける世代とその特徴
(2)構成するユニットと役割機能
(3)レジスタの種類と機能
(4)パイプライン処理によるインストラクションサイクル
2
2.メモリ構成と動作モード (1)フラット・モデル
(2)セグメント化モデル
(3)実アドレス・モード・モデル
(4)保護モード
(5)実アドレス・モード
(6)システム管理モード
3
3.プログラム実行レジスタ (1)汎用データレジスタ
(2)セグメントレジスタ
(3)ステータスレジスタ
(4)命令ポインタ
2
4.データ型 (1)ワード、ダブルワード等のアライメント
(2)数値データ型
(3)浮動小数点フォーマットと例外
1
5.レジスタとセグメント機能確認実習 (1)演算によるレジスタ機能の確認実習
(2)セグメント機能確認実習
(3)保護モード機能確認演習
3
6.割り込みと例外 (1)スタック
(2)割り込み処理シーケンス
(3)例外処理シーケンス
2
7.割り込みと例外の確認実習 (1)割り込み処理実習
(2)例外処理実習
2
8.総合課題実習 (1)デバック実習(グループ毎の課題学習方式)
(2)確認・評価
3
  訓練時間合計 18
使用器具等 パソコン一式

カリキュラムモデル・カリキュラム関連情報のダウンロード